网站导航网学 原创论文 原创专题 网站设计 最新系统 原创论文 论文降重 发表论文 论文发表 UI设计定制 论文答辩PPT格式排版 期刊发表 论文专题
返回网学首页
网学原创论文
最新论文 推荐专题 热门论文 论文专题
当前位置: 网学 > 设计下载 > 电气工程与自动化类别 > 正文

LED大屏幕显示器的研究与设计

论文降重修改服务、格式排版等 获取论文 论文降重及排版 论文发表 相关服务

网学网电气工程与自动化类别编辑为广大网友搜集整理了:LED大屏幕显示器的研究与设计绩等信息,祝愿广大网友取得需要的信息,参考学习。

QQ交谈客服咨询,网学网竭诚为您服务,本站永久域名:myeducs.cn

 

3 元器件性能分析

3.1 AT89S51单片机特点综述


89C51为40引脚,其引脚图如图(1)
      CPUIntel公司生产的89C51/89C52/89C55等。出厂所配晶振频率为12MHZ,每个机器周期为1.085us,用户可更换晶振以提高速度。
●程序存贮器为64K,其中前4K/8K/20K在CPU内部,其它程序在EPR0M27512中。
●数据存贮器为32K(62256),地址为8000—FFFFH。
●Ⅰ/O扩展8155,片内RAM地址∶200O-20FFH
8155,命令口地址为∶2100H
     A口地址为∶21O1H
     B口地址为.2102H
     C口地址为:2103H
     T低八位∶2104H
     T高八位∶2105H
    89C51执行指令的时间与及定时器/计数器计数的频率都与振荡源的周期有关,为了提高波形频率的精度,采用12MHZ的晶振与外部时钟方式,晶振的两根引脚分别与89C51的外接晶振引脚X1和X2相连。波形发生器工作时,要求进入复位工作状态,因此需设计准确,可靠的复位电路。
   89C51单片机内部设置两个16位可编程的定时器/计数器T0和T1,它们具有计数器方式和定时器方式两种工作方式及4种工作模式。在波形发生器中,将其做定时器使用,用它来精确地确定波形的两个采样点输出之间的延迟时间。模式1采用的是16位计数器,当T0或T1被允许记数后,从初值开始加1记数,最高位产生益处时向CPU请求中断。因此要想确定精确的时间,首先要计算出记数初值。中断系统是使处理器具有对外界异步事件的处理能力而设置的。当中央处理器CPU正在处理某件事的时候外界发生了紧急事件。在波形发生器中,只用到片内定时器/计数器益出时产生的中断请求,既是在89C51输出一个波形采样点信号后,接着启动定时器,在定时器未产生中断之前,89C51等待,直到定时器计时结束,产生中断请求,89C51响应中断,接着输出下一个采样点信号,如此循环产生所需要的信号波形。
3.2 74HC595芯片介绍
8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。三态。特点:
 8位串行输入
      8位串行或并行输出
      存储状态寄存器,三种状态
      输出寄存器可以直接清除
      100MHz的移位频率
输出能力:
      并行输出,总线驱动
     串行输出;标准
中等规模集成电路应用
      串行到并行的数据转换
描述:
   595是硅结构的CMOS器件,
   兼容低电压TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三态输出功能。
移位寄存器和存储器是分别的时钟。
数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。
 
 移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。

 

本站发布的计算机毕业设计均是完整无错的全套作品,包含开题报告+程序+论文+源代码+翻译+答辩稿PPT

本文选自计算机毕业设计http://myeducs.cn
论文文章部分只是部分简介,如需了解更多详情请咨询本站客服!QQ交谈QQ3710167

设为首页 | 加入收藏 | 网学首页 | 原创论文 | 计算机原创
版权所有 网学网 [Myeducs.cn] 您电脑的分辨率是 像素
Copyright 2008-2020 myeducs.Cn www.myeducs.Cn All Rights Reserved 湘ICP备09003080号 常年法律顾问:王律师