本文主要为广大网友提供“基于PLD的HDB3编码器设计”,希望对需要基于PLD的HDB3编码器设计网友有所帮助,学习一下!
客服咨询,网学网竭诚为您服务,本站永久域名:myeducs.cn |
3 HDB3码译码原理 3.1 HDB3码的译码规则 HDB3码的译码规则: HDB3码的译码是编码的逆过程,HDB3码的编码规则比较复杂,但译码却比较简单.根据HDB 的编码规则:每一个破坏码“V”总是与前一非“O”码同极性(包括补偿码“B”在内).因而,从接收的符号序列中可以较易找到破坏码“V”,于是断定“V”符号及前面的3个符号必是连“0”符号,从而恢复4个连“0”码,再将所有的-1变成+1便得到输入信息流. 3.2 HDB3译码设计的总体框图 根据编码规则,破坏点“V”脉冲与前一个脉冲同极性。因而可从所接收的信码中找到“V”码,“V”码与前面的三个符号必是连零符号,在译码时,需要全部复原为四连“0”。只要找到“V”码,不管“V”码前面是两个“0”码,还是三个“0”码,一律恢复成连零码,实现了扣“V”和扣“B”的功能,进而得到原二元信码序列[9]。HDB3译码器包括双/单极性变换、V码检测、时钟提取、扣“V”扣“B”四部分组成。 HDB3译码器框图: 图中双/单极性变换电路由两个正负整流电路组成。正整流电路提取正电平部分;负整流电路提取负电平部分。“V”码检测电路包括“+V”码检测和“一V”码检测两部分。根据编码规则,“V”脉冲必然是同极性脉冲。当无“V”脉冲时,传号脉冲“+
|
本站发布的计算机毕业设计均是完整无错的全套作品,包含开题报告+程序+论文+源代码+翻译+答辩稿PPT |
本文选自计算机毕业设计http://myeducs.cn |