本文主要为广大网友提供“简易数字频率计”,希望对需要简易数字频率计网友有所帮助,学习一下!
论文编号:DQ035 论文字数:11721,页数:31 附任务书,开题报告,文献综述,外文翻译
摘 要
本设计运用VHDL语言,采用Top To Down的方法,设计了一种8位简易的数字频率计,并利用Isp Expert集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,该系统系统性能可靠。主要功能有:频率测量、周期测量和脉冲宽度测量。整个设计可以分为三个部分:方案设计、软件设计、硬件设计。本文详细介绍了简易数字频率计的软件设计和硬件设计。
关键词:EDA;VHDL;数字频率计;波形仿真;CPLD
Abstract
The use of VHDL design language, the use of Top To Down approach, designed a simple 8-bit digital frequency meter, and the use of Isp Expert integrated development environment for editing, synthesis, simulation waveforms, and downloaded to the CPLD devices, the actual circuit test, the system reliable system performance. The main features are: the frequency of measurements, the cycle measurement and pulse width measurement. The whole design can be divided into three parts: program design, software design, hardware design. This paper describes a simple digital frequency of software design and hardware design.
Key word: EDA;VHDL;digital frequency meter;Waveform Simulation;CPLD
目 录
摘 要 I
Abstract II
目 录 III
1 前言 1
2 8051单片机简介 4
2.1 8051单片机的结构 4
2.2 8051单片机与LED显示方法 6
3 MAX+PLUS II简介 7
3.1 Max+plusⅡ功能简介 7
4 简易数字频率计的实现方式 10
4.1 测频方案及其原理与误差分析 10
4.2 等精度测频系统组成 12
4.3 信号调理电路设计 13
4.4 等精度测频电路的软硬件设计 16
4.4.1 硬件设计 16
4.4.2 软件设计 19
4.5 数字频率计设计源程序 20
5 结论 23
致谢 24
参考文献 25
附录 26