网站导航免费论文 原创论文 论文搜索 原创论文 网学软件 学术大家 资料中心 会员中心 问题解答 原创论文 大学论文导航 设计下载 最新论文 下载排行 原创论文
返回网学首页
网学联系
最新论文 推荐专题 热门论文 素材专题
当前位置: 网学 > 网学资源大全 > 相关资料 > 正文

VHDL中的透明错误的注入及仿真技术

来源:http://myeducs.cn 联系QQ:点击这里给我发消息 作者: 用户投稿 来源: 网络 发布时间: 17/02/14

鉴于大家对相关资料 十分关注,我们编辑小组在此为大家搜集整理了“VHDL中的透明错误的注入及仿真技术”一文,供大家参考学习

中文字数:5915,  英文字数:3496

VHDL中的透明错误的注入及仿真技术
1、简介
 差错建模及仿真要求一个电路具有自由差错模式的干扰。当一个设计者用Verilog语言进行仿真时,一旦门电路被用作其中,这种干扰可以在系统的内部仿真出来。然而,VHDL电路系统中并没有建立门电路模型。基于VITAL的仿真,可以假设这种基本的门电路已经存在,但是目前这种大的商业环境下,这种仿真模式根本不存在。这就导致了一种特定形式的形成:数字系统被特指为VHDL,而差错建模只能使用Verilog网络表。
 为了对一个明确的电路模型产生一定量干扰,为再次进行仿真,许多新技术被用作为VHDL系统中的差错仿真。这包括使用一些额外的控制线或用一些非规范的参数来影响门电路的工作状态。每当电路的这种干扰可以自动产生时,通过一些测试语句或一些垃圾语句可以对干扰建模。这种技术有以下三个缺点:1)用于差错仿真的网络表和自由差错仿真生成的网络表并不完全一样;2)这些差错必须被网络表中的变量或信号激活;3)并不是所有的差错都能被模拟出来。


VHDL中的透明错误的注入及仿真技术......
  • 上一篇资讯: [相关资料 ]
  • 下一篇资讯: 理想运放电路分析
  • 网学推荐

    免费论文

    原创论文

    设为首页 | 加入收藏 | 论文首页 | 论文专题 | 设计下载 | 网学软件 | 论文模板 | 论文资源 | 程序设计 | 关于网学 | 站内搜索 | 网学留言 | 友情链接 | 资料中心
    版权所有 QQ:3710167 邮箱:3710167@qq.com 网学网 [Myeducs.cn] 您电脑的分辨率是 像素
    Copyright 2008-2015 myeducs.Cn www.myeducs.Cn All Rights Reserved 湘ICP备09003080号